CMOSの集積回路は解読する求積法を行う装置の反対、およびバス・インターフェース機能である。 デコーダーの集積回路はデジタル閉じたループの動作制御およびデジタルデータ入力システム両方のシステムパフォーマンスを改善するように設計されている。 装置は費用効果が大きいハードウェアへ時間の集中的な求積法のデコーダー機能を移すことによってこの仕事を管理する。 デコーダーIC自体は求積法のデコーダーの論理、二進アップ/ダウン州のカウンターおよび8ビットバス・インターフェースから成っている。 Schmitt誘発されたCMOSの入力の使用および入れられたノイズ・フィルタは騒々しい環境の信頼できるデコーダーIC操作を可能にする。 このデコーダーICは12ビットカウンターを含み、TLL/CMOSの多用性がある三国から成った出力バッファを提供する。
---