特徴
•CPU32+プロセッサ(25のMHzの4.5のMIPS)
– CPU32中心の32ビット版(CPU32と完全に対応する)
–背景はモードをデバッグする
–バイト不適切に調節された演説
•まで32ビット データ・バス(8のそして16ビットのための動的バス サイジング)
•28 32住所ラインまで(利用できる少なくとも常に)
•完全で静的な設計(0 - 25のMHz操作)
•CPU32+を不具にする奴隷モード(外的なプロセッサとの使用を許可する)
–多数のQUICCsは1つのシステム バス(1のマスター)を共有できる
– TS68040友達モードはQUICCがTS68040友達の破片および理性的なペリフェラルであるようにする
(25のMHzの22のMIPS)
– TSPC603eの周辺装置(DC415/Dのノートを見なさい)
•4つの一般目的のタイマー
– MC68302タイマーの上位セット
– 4つの16ビットのタイマーか2つの32ビット タイマー
–ゲート モードはカウントを有効または無効にすることができる
•2独立したDMAs (IDMAs)
•システム統合 モジュール(SIM60)
•通信用プロセッサモジュール(CPM)
•4つのボード・レート発電機
•4 SCCs (SCC1完全な10 Mbpsサポートで任意Ethernet/IEEE 802.3)
•2 SMC
•VCC = +5Vの± 5%
•fmax = 25のMHzおよび33のMHz
•軍の温度較差:-55°C < TC < +125°C
•PD = 25のMHzの1.4W;5.25V
33のMHzの2W;5.25V
記述
TS68EN360クォードの通信制御機構(QUICC™)は多目的な1破片統合されたマイクロプロセッサである
そしていろいろなコントローラーの塗布で使用することができる周辺組合せ。それはコミュニケーションで特に勝る
活動。QUICCは(「速い」発音されるすべてで高性能の次世代TS68302として)記述することができる
機能の装置操作、高められた柔軟性、主要な延長、およびより高い統合の区域。
---