このプロダクトはPCIedの友達板、PCIemのPCIe板で任意加えるである。 これはローカルCPU (例えばNIOSIIの中心)が割り込み応答時間または専用されていた前処理のようなシステムパフォーマンスを、改善するために要求されるところでそのような場合推薦される。 NIOSIIプロセッサはユーザー定義の指示を使用して200MHzクロック周波数まで、動ける専用アプリケーションの非常に高性能を実現することをユーザーを許可する。 なお、多数NIOS (4つまでの中心)はFPGAでinstantiatedできる。
GEB企業FPGA板J2の使用を許可するために必要なFpga入力/出力ピンの数を減らすためにはSRAM板は部分的な多重型にされた住所と設計されていたまたはデータはインターフェイスする。
顧客が彼女のそれを設計は使用するのを助けるためには企業によってがあったGEB利用できるAvalonバスにSRAMモジュールをインターフェイスさせるのにIPが使用することができるパラメーター付きMSRAMのコントローラーを作る。 それは1つの周期が住所周期(時必要)および2つのデータ周期を送るAvalonバス32ビットを裂くのに必要とされる論理を含んでいる。 MSRAM IPは蓄積の間に合える時間を計るバス速度にバス周期を。
---