Motor de processamento de áudio FastDSP programável
Até 768 kHz de taxa de amostragem
Filtros Biquad, limitadores, controles de volume, mistura
Tensilica HiFi 3z núcleo DSP
Quad MAC por ciclo: multiplicador de 24 x 24 bits e acumulador de 64 bits
Modo de operação de energia flexível: 24,576 MHz, 49,152 MHz, 73,728 MHz, e 98,304 MHz
Memória total de 336 kB
JTAG debug e rastreamento
Baixa latência, ADCs de 24 bits e DAC
106 dB SNR (sinal através do ADC com filtro ponderado A)
110 dB SNR combinado (sinal através de DAC e auscultadores com filtro ponderado A)
Motor MAC programável de dupla precisão para um equalizador máximo de 24 estágios
Taxas de amostragem de porta serial de 8 kHz a 768 kHz
5 μs atraso de grupo (fS = 768 kHz) analógico de dentro para fora com o bypass FastDSP (zero instruções)
3 entradas analógicas diferenciais ou com uma extremidade, configuráveis como entradas de microfone ou de linha
8 entradas de microfone digital
Saída de áudio diferencial analógica, configurável como saída de linha ou acionamento de fone de ouvido
2 canais de saída PDM
PLL suportando qualquer taxa de relógio de entrada de 30 kHz a 36 MHz
Conversores assíncronos de taxa de amostragem de 4 canais (ASRCs)
2, portas de áudio seriais de 16 canais com suporte de I2S, justificado à esquerda, justificado à direita ou até TDM16 (TDM12 em modo Turbo)
8 interpoladores e 8 decimais com roteamento flexível
Fontes de alimentação
AVDD analógico a 1,8 V típico
E/S IOVDD digital a 1,1 V a 1,98 V
DVDD digital a 0,85 V a 1,21 V
Fone de ouvido HPVDD a 1,8 V típico
Fone de ouvido HPVDD_L a 1,2 V para HPVDD
Interfaces de controle/comunicação
I2C, SPI, ou portas de controle UART
SPI quad master (QSPI)
Porta de comunicação UART
Auto-boot a partir do flash QSPI
GPIO e IRQ flexíveis
56-bolas, passo 0,35 mm, 2,980 mm × 2,679 mm WLCSP
---