O AD91661 é um gerador de sinais vectoriais de alto desempenho, de banda larga, integrado no chip, composto por uma interface serializadora/desserializadora JESD204B de alta velocidade (SERDES), um caminho de dados digital flexível de 16 bits, um núcleo conversor digital-analógico (DAC) de fase/quadratura (I/Q) e um amplificador de tampão de saída diferencial integrado para terminação única, emparelhado com uma carga de 50 Ω até 10 GHz.
O núcleo DAC baseia-se numa arquitetura de comutação quádrupla, configurável para aumentar a taxa de atualização efectiva do núcleo DAC até 12,8 GSPS a partir de um relógio de amostragem DAC de 6,4 GHz, com uma largura de banda de saída analógica de dc verdadeiro a 9,0 GHz, tipicamente. O caminho de dados digital inclui vários estágios de filtro de interpolação, um bloco de sintetizador digital direto (DDS) com vários osciladores controlados numericamente (NCOs) que suportam salto rápido de freqüência (FFH) e estágios adicionais de FIR85 e filtro sinc inverso para permitir um planejamento flexível do espetro.
O buffer diferencial para single-ended elimina a necessidade de um balun de banda larga e suporta a largura de banda de saída analógica completa do núcleo DAC. O acoplamento DC da saída permite a geração de formas de onda de banda base sem a necessidade de tês de polarização externos ou circuitos semelhantes, o que torna o AD9166 especialmente adequado para as aplicações de transmissão RF de banda ultralarga de alta velocidade mais exigentes.
Os vários estágios de filtro permitem que o AD9166 seja configurado para taxas de dados mais baixas, mantendo taxas de clock DAC mais altas para facilitar os requisitos de filtragem e reduzir o tamanho, o peso e a potência gerais do sistema.
O recetor de interface de dados consiste em até oito pistas JESD204B SERDES, cada uma capaz de transportar até 12,5 Gbps.
---