módulo VME64 de 1 unidade de largura e 6U
aDC de deteção de picos de 1k, 2k, 4k 8k, 16k
64 canais de entrada, de extremidade única, com conetor ERNI SMC de linha dupla de 68 pinos (Zin: 2,5 kΩ)
Aceita entradas positivas e negativas
gama de escala completa de 4 Vpp ou 8 Vpp selecionável por software (3,75 Vpp e 7,5 Vpp quando a escala deslizante está activada)
Modo de porta comum (64 canais convertidos de uma só vez) com largura de porta linear ou programável por software
Tempo morto baixo (cerca de 50 ns após o fecho da porta anterior)
Algoritmo de escala deslizante para redução de DNL
Supressão de zero com limiar programável
Buffer multi-evento (1024 eventos)
Interfaces de comunicação VME64 e Optical link (protocolo proprietário CAEN CONET)
Controladores Windows e Linux, bibliotecas C, software de demonstração
Firmware atualizável pelo utilizador
Descrição geral
O V1741 é um ADC digital de deteção de picos que pertence a uma nova geração de sistemas de leitura de detectores baseados numa cadeia de aquisição mista analógica-digital, combinando uma elevada densidade de canais (64 canais) e um baixo tempo morto. A arquitetura do ADC FLASH permite obter um tempo de conversão do pico de impulsos extremamente baixo, pelo que as novas conversões têm lugar menos de 50 ns após o fecho das portas anteriores.
O ganho de conversão varia de 1k a 16k canais com uma baixa não-linearidade diferencial (DNL) graças ao método de escala deslizante.
Recebendo o sinal lento típico de um pré-amplificador sensível à carga seguido de um amplificador de modelação (por exemplo, CAEN N1068), a FPGA identifica o pico do impulso dentro de uma porta através de filtros digitais. A aquisição é comum a todos os canais e ocorre assim que o GATE chega. O valor da energia, juntamente com a hora de chegada do evento, é primeiro armazenado num buffer multi-evento de 1024
---