O DT5740 é um digitalizador de forma de onda de secretária de 32 canais de 12 bits e 62,5 MS/s (65 MS/s utilizando relógio externo) com dinâmica de entrada de extremidade única de 2 Vpp em conectores ERNI SMC. estão também disponíveis 16 canais em conectores coaxiais MCX. Também está disponível uma versão com uma gama de escala completa de entrada de 10 Vpp (terminação simples) (DT5740C). O desvio DC é ajustável através de um DAC de 16 bits em cada grupo de 8 canais na gama de ±1 V (±5 V).
O módulo possui uma entrada de relógio no painel frontal e um PLL para síntese de relógio a partir de referências internas/externas. O fluxo de dados é continuamente escrito num buffer de memória circular. Quando ocorre o disparo, a FPGA escreve mais N amostras para o pós-disparo e congela a memória intermédia que pode ser lida por USB ou ligação ótica. A aquisição pode continuar sem tempo morto num novo buffer.
Cada canal tem uma SRAM Multi-Event Buffer de 192 kS divisível em 1 ÷ 1024 buffers de tamanho programável. A leitura (por USB ou Ligação Ótica) de um buffer congelado é independente das operações de escrita no buffer circular ativo (armazenamento de dados ADC).
O DT5740 suporta sincronização multi-placa, permitindo que todos os ADCs sejam sincronizados com uma fonte de relógio comum e assegurando o alinhamento dos carimbos de tempo do Trigger. Uma vez sincronizados, todos os dados serão alinhados e coerentes em várias placas DT5740.
O sinal de ativação pode ser fornecido externamente através da entrada de ativação do painel frontal, bem como através do software, mas também pode ser gerado internamente graças à capacidade de auto-ativação do limiar.
O DT5740 inclui interfaces USB 2.0 e Optical Link. O USB 2.0 permite transferências de dados até 30 MB/s.
---