O V1740 é um módulo VME 6U de 1 unidade de largura que aloja um digitalizador de forma de onda ADC Flash de 64 canais de 12 bits e 62,5 MS/s (65 MS/s utilizando relógio externo) e apresenta uma dinâmica de entrada de extremidade única de 2 Vpp em dois conectores ERNI SMC. Também estão disponíveis versões com gama de escala completa de entrada de 10 Vpp (terminação única) (V1740A/V1740C).
O ajuste do desvio DC (gama ±1 V / 5 V) por DACs de 16 bits programáveis (um para cada grupo de 8 canais) permite uma amostragem correcta de uma entrada analógica bipolar (Vin = ±1 V / 5 V) até uma entrada analógica totalmente positiva (Vin = 0 ÷ +2 V / 10 V) ou negativa (Vin = 0 ÷ -2 V / 10 V) sem perda de resolução dinâmica.
O módulo possui entrada e saída de relógio no painel frontal, bem como um PLL para síntese de relógio a partir de referências internas/externas. O fluxo de dados é continuamente escrito num buffer de memória circular. Quando ocorre o disparo, a FPGA escreve mais N amostras para o pós-disparo e congela a memória intermédia que pode ser lida por VMEbus ou por ligação ótica. A aquisição pode continuar sem tempo morto num novo buffer.
Cada canal tem uma SRAM Multi-Event Buffer divisível em 1 ÷ 1024 buffers de tamanho programável. A leitura (por VMEbus ou Optical Link) de um buffer congelado é independente das operações de escrita no buffer ativo (armazenamento de dados ADC). Estão disponíveis dois tamanhos da memória digital do canal através de opções de encomenda: 192 kS/ch (mod. V1740/V1740C) e 1,5 MS/ch (mod. V1740A/V1740B).
O V1740 suporta a sincronização multi-placa, permitindo que todos os ADCs sejam sincronizados com uma fonte de relógio comum e assegurando o alinhamento dos carimbos de tempo do Trigger. Uma vez sincronizados, todos os dados serão alinhados e coerentes em várias placas V1740.
---