CARACTERÍSTICAS
• E500 núcleo encaixado, ofertas iniciais até 1,2 gigahertz
– Expedição dupla Superscalar, projeto do encanamento de 7 fases com
edição e execução avariadas
– 3065 MIPS em 1333 megahertz (Dhrystone calculado 2,1)
• endereçamento físico de 36 bocados
• O hardware e o software aumentados eliminam erros do apoio
• escalar encaixado Dobro-precisão e vetor flutuantes
APU
• Unidade de gestão da memória (MMU)
• Esconderijo L1/L2 integrado
– Dados de L1 Cache-32 KB e de uma instrução de 32 KB esconderijo com
Linha-travando o apoio
– L2 Cache-512 KB (grupo 8-Way associativo); 512 KB/256
KB/128 KB/64 KB pode ser usado como SRAM
– Coerência do hardware L1 e L2
– L2 configurável como SRAM, o esconderijo e as transações do I/O
Pode ser escondido em regiões do esconderijo L2
• Apoio integrado da CCE de With Full do controlador da memória da RDA,
Apoio:
– Taxa de pulso de disparo de 200 megahertz (taxa de 400 dados do megahertz), 64-bit,
2.5V/2.6V I/O, RDA SDRAM
• Motor integrado da segurança que apoia DES, 3DES, MD-5,
SHA-1/2, AES, RSA, RNG, Kasumi F8/F9 e ARC-4
Algoritmos de criptografia
• Quatro controladores dos ethernet da Triplo-velocidade da Em-microplaqueta (GMACs)
Apoiando 10 - e 100-Mbps, e 1-Gbps
Ethernet/IEEE*802.3 redes com MII, RMII, GMII, RGMII,
Relações físicas de RTBI e de TBI
– Aceleração da soma de verificação do TCP/IP
– Características avançadas de QoS
• I/O de uso geral (GPIO)
• Interconexão de alta velocidade de série de RapidIO e de PCI Express
Relações, apoiando
– Único x8 PCI Express, ou único x4 PCI Express e
Único 4x RapidIO de série
• tela do interruptor da rede da Em-microplaqueta (oceano)
• Apoio múltiplo da relação do PCI
– controlador 64-bit do ônibus do PCI 2,2 (até 66 megahertz, 3.3V I/O)
– controlador 64-bit do ônibus de PCI-X (até 133 megahertz, 3.3V I/O),
ou flexibilidade configurar dois controladores de 32 bits do PCI
• 166 megahertz, de 32 bits, 3.3V I/O, ônibus local com memória
Controlador
---