usando o processamento DSP + FPGA de núcleo duplo, a velocidade de resposta é aumentada em 4 vezes;
valor absoluto de 17 bits ou 23 bits, interface de codificador incremental (opcional);
proteção do revestimento do motor para evitar danos por corrosão;
auto-ajuste automático de parâmetros;
monitorização da taxa de carga instantânea e da taxa de carga média;
reprodução do painel de registo de acidentes;
controlo da saída do travão de imobilização;
◇ Instrução interna de posição multi-segmento;
identificação automática em tempo real da inércia da carga;
monitorização da frequência de pulso.
---